TDF8532BHH/N3 NXP
Verfügbar
TDF8532BHH/N3 NXP
Essen
n
Single-Chip-LCD-Controller und Treiber für bis zu 640 Elemente
n
Wählbare Backplane-Laufwerkskonfiguration: statisch oder 2, 3 oder 4 Backplane-Multiplexing
n
160-Segment-Laufwerke:
u
Bis zu 80 numerische Zeichen mit 7 Segmenten
u
Bis zu 42 alphanumerische Zeichen mit 14 Segmenten
u
Beliebige Grafiken mit bis zu 640 Elementen
n
Kaskadierbar für große LCD-Anwendungen (bis zu 2560 Elemente möglich)
n
160
×
4-Bit-RAM zur Speicherung von Display-Daten
n
Software programmierbare Bildfrequenz in Schritten von 5 Hz im Bereich von 60 Hz bis
90 Hz
n
Großer LCD-Versorgungsbereich: von 2,5 V für LCDs mit niedriger Schwelle bis zu 8,0 V für
Gast-Host-LCDs und verdrehte nematische LCD-LCDs mit hohem Schwellenwert (Automobil)
n
Interne LCD-Bias-Erzeugung mit Spannungsfolger-Puffern
n
Wählbare Display-Bias-Konfiguration: statisch,
1
⁄
2
oder
1
⁄
3
n
Großer Stromversorgungsbereich: von 1,8 V bis 5,5 V
n
LCD- und Logikversorgungen können getrennt werden
n
Geringer Stromverbrauch, typischerweise: I
DD
= 4
μ
A, I
DD (LCD)
= 40
μ
Ein
n
400 kHz I
2
C-Bus-Schnittstelle
n
Automatisches inkrementelles Laden von Anzeigedaten über die Grenzen der Geräteunteradressen hinweg
n
Vielseitige Blinkmodi
n
Kompatibel mit Chip-On-Glass (COG)-Technologie
n
Umschaltung der Speicherbank im statischen und Duplex-Laufwerksmodus anzeigen
n
Keine externen Komponenten
n
Hergestellt im Silizium-Gate-CMOS-Verfahren
n
Zwei Sätze von Backplane-Ausgängen für optimale COG-Konfigurationen der Anwendung
PCF8532
Universeller LCD-Treiber für niedrige Multiplex-Raten
Rev. 1 — 10. Februar 2009
Produktdatenblatt
Essen
n
Single-Chip-LCD-Controller und Treiber für bis zu 640 Elemente
n
Wählbare Backplane-Laufwerkskonfiguration: statisch oder 2, 3 oder 4 Backplane-Multiplexing
n
160-Segment-Laufwerke:
u
Bis zu 80 numerische Zeichen mit 7 Segmenten
u
Bis zu 42 alphanumerische Zeichen mit 14 Segmenten
u
Beliebige Grafiken mit bis zu 640 Elementen
n
Kaskadierbar für große LCD-Anwendungen (bis zu 2560 Elemente möglich)
n
160
×
4-Bit-RAM zur Speicherung von Display-Daten
n
Software programmierbare Bildfrequenz in Schritten von 5 Hz im Bereich von 60 Hz bis
90 Hz
n
Großer LCD-Versorgungsbereich: von 2,5 V für LCDs mit niedriger Schwelle bis zu 8,0 V für
Gast-Host-LCDs und verdrehte nematische LCD-LCDs mit hohem Schwellenwert (Automobil)
n
Interne LCD-Bias-Erzeugung mit Spannungsfolger-Puffern
n
Wählbare Display-Bias-Konfiguration: statisch,
1
⁄
2
oder
1
⁄
3
n
Großer Stromversorgungsbereich: von 1,8 V bis 5,5 V
n
LCD- und Logikversorgungen können getrennt werden
n
Geringer Stromverbrauch, typischerweise: I
DD
= 4
μ
A, I
DD (LCD)
= 40
μ
Ein
n
400 kHz I
2
C-Bus-Schnittstelle
n
Automatisches inkrementelles Laden von Anzeigedaten über die Grenzen der Geräteunteradressen hinweg
n
Vielseitige Blinkmodi
n
Kompatibel mit Chip-On-Glass (COG)-Technologie
n
Umschaltung der Speicherbank im statischen und Duplex-Laufwerksmodus anzeigen
n
Keine externen Komponenten
n
Hergestellt im Silizium-Gate-CMOS-Verfahren
n
Zwei Sätze von Backplane-Ausgängen für optimale COG-Konfigurationen der Anwendung
PCF8532
Universeller LCD-Treiber für niedrige Multiplex-Raten
Rev. 1 — 10. Februar 2009
Produktdatenblatt
Bitte stellen Sie sicher, dass Ihre Kontaktinformationen korrekt sind. Dein Nachricht wird direkt an den/die Empfänger gesendet werden und öffentlich ausgestellt werden. Wir werden Ihre niemals vertreiben oder verkaufen persönlich Information an Dritte ohne Ihre ausdrückliche Erlaubnis.