S9S12XS128J1MAA  NXP S9S12XS128J1MAA  NXP
  • Heim
  • Über uns
    • Zertifikat
    • Häufig gestellte Fragen
  • Produkte
  • Marke
  • Nachrichten
    • Unternehmensnachrichten
    • Neuigkeiten aus der Branche
  • Dienste
  • Videos
  • Kontaktieren Sie uns
  • Türk
  • Tiếng Việt
  • English
  • Español
  • Français
  • Deutsch
  • Português
  • Nederlands
  • Latvijā
  • 简体中文
  • اللغة العربية
  • 日本語
  • 한국어
  • Italiano
  • Melayu
  • ภาษาไทย
  • Norsk
  • Svenska
  • Danske
  • Magyar
  • български
  • Polskie
S9S12XS128J1MAA  NXP S9S12XS128J1MAA  NXP
  • Heim
  • Über uns
    • Zertifikat
    • Häufig gestellte Fragen
  • Produkte
  • Marke
  • Nachrichten
    • Unternehmensnachrichten
    • Neuigkeiten aus der Branche
  • Dienste
  • Videos
  • Kontaktieren Sie uns

S9S12XS128J1MAA NXP

S9S12XS128J1MAA  NXP
  • Heim
  • Alle Produkte
  • S9S12XS128J1MAA NXP
S9S12XS128J1MAA   NXP
S9S12XS128J1MAA   NXP
S9S12XS128J1MAA   NXP
S9S12XS128J1MAA   NXP

S9S12XS128J1MAA NXP

Verfügbar
Anfrage senden
');*/ }); })
Produktdetails
Anfrage
S9S12XS128J1MAA NXP

• 16-Bit-CPU12X – Aufwärtskompatibel mit dem S12-Befehlssatz mit Ausnahme von fünf Fuzzy-Befehlen (MEM, WAV, WAVR, REV, REVW), die entfernt wurden – Verbesserte indizierte Adressierung – Zugriff auf große Datensegmente unabhängig von PPAGE
• INT (Interrupt Module) – Sieben Ebenen von verschachtelten Interrupts – Flexible Zuweisung von Interrupt-Quellen zu jeder Interrupt-Ebene. — Externer nicht maskierbarer Interrupt mit hoher Priorität (XIRQ) — Die folgenden Eingänge können als Wake-up-Interrupts fungieren — IRQ und nicht maskierbarer XIRQ — CAN-Empfangspins — SCI-Empfangspins — Je nach Gehäuseoption bis zu 20 Pins an den Ports J, H und P, konfigurierbar als Empfindlichkeit für steigende oder fallende Flanken • MMC (Modul-Mapping-Steuerung) • DBG (Debug-Modul) — Überwachung des CPU-Busses mit Tag-Typ- oder Force-Type-Breakpoint-Anforderungen — 64 x 64-Bit-Circuit-Trace-Puffer erfasst Flow-Änderungen oder Speicherzugriffe Informationen • BDM (Hintergrund-Debug-Modus) • OSC_LCP (Oszillator) – Stromsparender Schleifensteuerungs-Pierce-Oszillator mit einem 4 MHz bis 16 MHz Quarz – Gute Störfestigkeit – Full-Swing-Pierce-Option mit einem 2 MHz bis 40 MHz Quarz – Transkonduktanz für optimale Startspanne für typische Quarze • IPLL (intern gefilterte, frequenzmodulierte Phasenregelschleifen-Takterzeugung) – Keine externen Komponenten erforderlich – Konfigurierbare Option zur Streuung des Spektrums für reduzierte EMV-Strahlung (Frequenz Modulation) • CRG (Takt- und Reset-Generierung) — COP-Watchdog — Echtzeit-Interrupt — Clock-Monitor — Schnelles Aufwachen von STOP im Selbsttaktmodus • Speicheroptionen — 64, 128 und 256 KByte Flash — Flash Allgemeine Merkmale — 64 Datenbits plus 8 Syndrome ECC (Error Correction Code) Bits ermöglichen die Korrektur von Einzelbitfehlern und die Erkennung von Doppelfehlern – Löschen von Sektorgrößen 1024 Byte – Automatisiertes Programm und Löschalgorithmus – Schutzschema zur Verhinderung eines versehentlichen Programms oder Löschens – Sicherheitsoption für unbefugten Zugriff verhindern – Einstellung des Margin-Pegels des Sense-Amps für Lesevorgänge – 4 und 8 KByte Daten-Flash-Speicherplatz
– 16 Datenbits plus 6 Syndrom-ECC-Bits (Error Correction Code) ermöglichen die Korrektur von Einzelbitfehlern und die Erkennung von Doppelfehlern – Löschsektorgröße von 256 Byte – Automatisiertes Programm und Löschalgorithmus – 4, 8 und 12 KByte RAM • 16-Kanal-12-Bit-Analog-Digital-Wandler – 8/10/12-Bit-Auflösung – 3 μs, 10-Bit-Einzelwandlungszeit – Links- oder rechtsbündige Ergebnisdaten – Externe und interne Konvertierungstriggerfunktion – Interner Oszillator für die Umwandlung in Stop-Modi – Aufwecken nach geringem Stromverbrauch Modi beim analogen Vergleich > oder <= match — Continuous conversion mode — Multiplexer for 16 analog input channels — Multiple channel scans — Pins can also be used as digital I/O • MSCAN (1 M bit per second, CAN 2.0 A, B software compatible module) — 1 Mbit per second, CAN 2.0 A, B software compatible module – Standard and extended data frames – 0 - 8 bytes data length – Programmable bit rate up to 1 Mbps — Five receive buffers with FIFO storage scheme — Three transmit buffers with internal prioritization — Flexible identifier acceptance filter programmable as: – 2 x 32-bit – 4 x 16-bit – 8 x 8-bit — Wake-up with integrated low pass filter option — Loop back for self test — Listen-only mode to monitor CAN bus — Bus-off recovery by software intervention or automatically — 16-bit time stamp of transmitted/received messages • TIM (standard timer module) — 8 x 16-bit channels for input capture or output compare — 16-bit free-running counter with 8-bit precision prescaler — 1 x 16-bit pulse accumulator • PIT (periodic interrupt timer) — Up to four timers with independent time-out periods — Time-out periods selectable between 1 and 224 bus clock cycles
— Timeout-Interrupt und Peripherie-Trigger — Start der Timer kann ausgerichtet werden • Bis zu 8 Kanäle x 8 Bit oder 4 Kanäle x 16 Bit Pulsweitenmodulator — Programmierbare Periode und Tastverhältnis pro Kanal — Zentrierte oder linksbündige Ausgänge — Programmierbare Taktauswahllogik mit einem breiten Frequenzbereich • Serial Peripheral Interface Module (SPI) — Konfigurierbar für 8- oder 16-Bit-Datengröße — Vollduplex oder bidirektional mit einem Draht — Doppelt gepuffertes Senden und Empfangen — Master- oder Slave-Modus — MSB-first oder LSB-First-Shifting — Optionen für serielle Taktphasen und Polaritäten • Zwei serielle Kommunikationsschnittstellen (SCI) — Vollduplex- oder Eindrahtbetrieb — Standardformat für Markierung/Leerzeichen ohne Rückstellung auf Null (NRZ) — Wählbares IrDA 1.4-Format (Return-to-Zero-invertiert) mit programmierbaren Impulsbreiten — Auswahl der Baudrate von 13 Bit — Programmierbare Zeichenlänge — Programmierbare Polarität für Sender und Empfänger — Empfangs-Wakeup an aktiver Flanke — Unterbrechungserkennung und Sendekollisionserkennung mit Unterstützung von LIN • On-Chip-Spannungsregler — Zwei parallele, lineare Spannungsregler mit Bandlückenreferenz — Niederspannungserkennung (LVD) mit Niederspannungsunterbrechung (LVI) — Einschaltschaltung (POR) — Niederspannungs-Reset (LVR) • Wake-up-Timer (API) mit geringem Stromverbrauch — Interner Oszillator, der einen Abwärtszähler ansteuert — Trimmbar auf +/-5 % Genauigkeit — Timeout-Perioden reichen von 0,2 ms bis ~13 s mit einer Auflösung von 0,2 ms • Eingang/Ausgang — Bis zu 91 universelle Ein-/Ausgangspins (I/O), je nach Gehäuseoption und nur 2 Eingängen Pins – Hysterese und konfigurierbare Pull-Up/Pull-Down-Vorrichtung an allen Eingangspins – Konfigurierbare Treiberstärke an allen Ausgangspins • Gehäuseoptionen – 112-poliges Low-Profile-Quad-Flatpack (LQFP) – 80-poliges Quad-Flatpack (QFP)
— 64-poliges Low-Profile-Quad-Flat-Pack (LQFP) • Betriebsbedingungen — Breites Netzteil Spannungsbereich von 3,135 V bis 5,5 V bei voller Leistung – Getrennte Versorgung für internen Spannungsregler und I/O ermöglicht eine optimierte EMV-Filterung – Maximale CPU-Busfrequenz von 40 MHz – Umgebungstemperaturbereich von –40 °C bis 125 °C – Temperaturoptionen: – –40 °C bis 85 °C – –40 °C bis 105 °C – –40 °C bis 125 °C
 
"); });
Der Wert ist keine gültige E-Mail-Adresse AdresseDie E-Mail-Adresse lautet ErforderlichBitte geben Sie einen Wert mit gültigem Wert ein. Länge
Die Botschaft lautet ErforderlichDie Meldung muss zwischen 20 und 20 liegen. und 2000 Zeichen

Tipps, um genaue Angebote von Lieferanten zu erhalten. Bitte schließen Sie die Nachfolgend in Ihrer Anfrage:
1. Persönliche oder geschäftliche Informationen
2. Geben Sie eine Produktanfrage sehr detailliert an
3. Anfrage für MOQ, Stückpreis usw.


Bitte geben Sie einen Wert mit gültigem Wert ein. Länge
Bitte geben Sie einen Wert mit Gültige Länge
Bitte geben Sie einen Wert mit gültigem Wert ein. Länge
Bitte geben Sie einen Wert mit gültigem Wert ein. Länge
Die Adresse der Website ist nicht gültig

Der Verifizierungscode lautet Erforderlich

Bitte geben Sie eine Richtig Verifizierungscode.


Bitte stellen Sie sicher, dass Ihre Kontaktinformationen korrekt sind. Dein Nachricht wird direkt an den/die Empfänger gesendet werden und öffentlich ausgestellt werden. Wir werden Ihre niemals vertreiben oder verkaufen persönlich Information an Dritte ohne Ihre ausdrückliche Erlaubnis.

Verwandte Produkte

FS32K144UAT0VLLT   NXP
FS32K144UAT0VLLT NXP
FS32K144HFT0VLLT   NXP
FS32K144HFT0VLLT NXP
FS32K144HFT0MLLT   NXP
FS32K144HFT0MLLT NXP
FS32K144HAT0MLLT   NXP
FS32K144HAT0MLLT NXP
FS32K146UAT0VLQT NXP
FS32K146UAT0VLQT NXP
  • Alle Produkte
FS32K144UAT0VLLT   NXP
FS32K144UAT0VLLT NXP
FS32K144HFT0VLLT   NXP
FS32K144HFT0VLLT NXP
FS32K144HFT0MLLT   NXP
FS32K144HFT0MLLT NXP
FS32K144HAT0MLLT   NXP
FS32K144HAT0MLLT NXP
FS32K146UAT0VLQT NXP
FS32K146UAT0VLQT NXP
S9S12XS128J1MAA  NXP

Guardian International Electronics Co., Ltd./Shenzhen Taitao Electronic Technology Co., Ltd. hat seinen Sitz in Shenzhen, Provinz Guangdong, China. Es handelt sich um einen Dienstleister für die Chip-Lieferkette in Automobilqualität, der Agentur und Vertrieb integriert.

Schnelle Links

  • Heim
  • Über uns
  • Produkte
  • Marke
  • Nachrichten
  • Dienste
  • Videos
  • Kontaktieren Sie uns

Kontaktieren Sie uns

  • Taibang Wissenschafts- und Technologiegebäude Nr. 16 Gaoxin South 6th Road Yuehai Street Nanshan Bezirk Shenzhen
  • Raum 615, Gebäude B, Chenxun Technology Building, 633 Jinzhong Road, Changning District, Shanghai
  • [email protected]
  • +86 0755 2665 3965

Nachrichten

  • Unternehmensnachrichten
  • Neuigkeiten aus der Branche
Copyright © 2022 Guardian International Electronics Co., Limited
Allgemeine Geschäftsbedingungen
Datenschutzrichtlinie